рдХреНрд╡рд┐рдХрд▓реЙрдЬрд┐рдХ рдХреЙрд░реНрдкреЛрд░реЗрд╢рди, рдПрдХ рд╕реЗрдореАрдХрдВрдбрдХреНрдЯрд░ рдХрдВрдкрдиреА рд╣реИ, рдЬреЛ рд╕реНрдорд╛рд░реНрдЯрдлреЛрди, рдкрд╣рдирдиреЗ рдпреЛрдЧреНрдп, рд╕реБрдирдиреЗ рдпреЛрдЧреНрдп, рдЯреИрдмрд▓реЗрдЯ рдФрд░ рдЗрдВрдЯрд░рдиреЗрдЯ-рдСрдл-рдерд┐рдВрдЧреНрд╕ рдбрд┐рд╡рд╛рдЗрд╕ рдХреЗ рд▓рд┐рдП рд╕реЗрдореАрдХрдВрдбрдХреНрдЯрд░ рдкреНрд▓реЗрдЯрдлрд╝реЙрд░реНрдо рдФрд░ рдмреМрджреНрдзрд┐рдХ рд╕рдВрдкрджрд╛ рд╕рдорд╛рдзрд╛рди рд╡рд┐рдХрд╕рд┐рдд рдХрд░рддреА рд╣реИред рдпрд╣ рд▓рдЪреАрд▓реЗ рд╕реЗрдВрд╕рд░ рдкреНрд░реЛрд╕реЗрд╕рд┐рдВрдЧ рд╕рдорд╛рдзрд╛рди, рдЕрд▓реНрдЯреНрд░рд╛-рд▓реЛ рдкрд╛рд╡рд░ рдбрд┐рд╕реНрдкреНрд▓реЗ рдмреНрд░рд┐рдЬ, рдЕрд▓реНрдЯреНрд░рд╛-рд▓реЛ рдкрд╛рд╡рд░ рдлреАрд▓реНрдб рдкреНрд░реЛрдЧреНрд░рд╛рдореЗрдмрд▓ рдЧреЗрдЯ рдПрд░реЗ (FPGAs) рднреА рдкреНрд░рджрд╛рди рдХрд░рддрд╛ рд╣реИ; рдФрд░ рдПрдирд╛рд▓рд┐рдЯрд┐рдХреНрд╕ рдЯреВрд▓рдХрд┐рдЯ, рдПрдХ рдПрдВрдб-рдЯреВ-рдПрдВрдб рд╕реЙрдлрд╝реНрдЯрд╡реЗрдпрд░ рд╕реВрдЯ рдЬреЛ рдорд╢реАрди рд▓рд░реНрдирд┐рдВрдЧ рддрдХрдиреАрдХ рдХрд╛ рдЙрдкрдпреЛрдЧ рдХрд░рдХреЗ рдкреИрдЯрд░реНрди рдорд┐рд▓рд╛рди рд╕реЗрдВрд╕рд░ рдПрд▓реНрдЧреЛрд░рд┐рджрдо рд╡рд┐рдХрд╕рд┐рдд рдХрд░рдиреЗ рдХреЗ рд▓рд┐рдП рдкреНрд░рдХреНрд░рд┐рдпрд╛рдПрдБ рдкреНрд░рджрд╛рди рдХрд░рддрд╛ рд╣реИ, рд╕рд╛рде рд╣реА рдкреНрд░реЛрдЧреНрд░рд╛рдорд┐рдВрдЧ рд╣рд╛рд░реНрдбрд╡реЗрдпрд░ рдФрд░ рдбрд┐рдЬрд╝рд╛рдЗрди рд╕реЙрдлрд╝реНрдЯрд╡реЗрдпрд░ рд╕рдорд╛рдзрд╛рди рднреА рдкреНрд░рджрд╛рди рдХрд░рддрд╛ рд╣реИред рдХрдВрдкрдиреА рдХреЗ рдЙрддреНрдкрд╛рджреЛрдВ рдореЗрдВ pASIC 3, QuickRAM, QuickPCI, EOS, QuickAI, SensiML Analytics Studio, ArcticLink III, PolarPro 3, PolarPro II, PolarPro рдФрд░ Eclipse II, рд╕рд╛рде рд╣реА рд╕рд┐рд▓рд┐рдХреЙрди рдкреНрд▓реЗрдЯрдлрд╝реЙрд░реНрдо, IP рдХреЛрд░, рд╕реЙрдлрд╝реНрдЯрд╡реЗрдпрд░ рдбреНрд░рд╛рдЗрд╡рд░, рдлрд╝рд░реНрдорд╡реЗрдпрд░ рдФрд░ рдПрдкреНрд▓рд┐рдХреЗрд╢рди рд╕реЙрдлрд╝реНрдЯрд╡реЗрдпрд░ рд╢рд╛рдорд┐рд▓ рд╣реИрдВред рдпрд╣ рд╣рдореЗрд╢рд╛ рдЪрд╛рд▓реВ рд░рд╣рдиреЗ рд╡рд╛рд▓реА рдЖрд╡рд╛рдЬрд╝ рдФрд░ рд╕реЗрдВрд╕рд░ рдкреНрд░реЛрд╕реЗрд╕рд┐рдВрдЧ рдФрд░ рдмреЗрд╣рддрд░ рд╡рд┐рдЬрд╝реБрдЕрд▓ рдЕрдиреБрднрд╡реЛрдВ рдХреЗ рд▓рд┐рдП рдЕрд▓реНрдЯреНрд░рд╛-рд▓реЛ рдкрд╛рд╡рд░ рдХрд╕реНрдЯрдорд░ рдкреНрд░реЛрдЧреНрд░рд╛рдореЗрдмрд▓ рд╕рд┐рд╕реНрдЯрдо рдСрди рдЪрд┐рдк (SoC) рд╕реЗрдореАрдХрдВрдбрдХреНрдЯрд░ рд╕рдорд╛рдзрд╛рди, рдПрдореНрдмреЗрдбреЗрдб рд╕реЙрдлрд╝реНрдЯрд╡реЗрдпрд░ рдФрд░ рдПрд▓реНрдЧреЛрд░рд┐рджрдо рд╕рдорд╛рдзрд╛рди рдХреЗ рдорд╛рдзреНрдпрдо рд╕реЗ рдЕрдкрдиреЗ рд╕рдорд╛рдзрд╛рди рдкреНрд░рджрд╛рди рдХрд░рддрд╛ рд╣реИред рдЗрд╕рдХреЗ рдЕрд▓рд╛рд╡рд╛, рдХрдВрдкрдиреА рдЕрдиреНрдп рд╕реЗрдореАрдХрдВрдбрдХреНрдЯрд░ рдХрдВрдкрдирд┐рдпреЛрдВ рдХреЗ SoCs рдореЗрдВ рдЙрдкрдпреЛрдЧ рдХреЗ рд▓рд┐рдП FPGA рддрдХрдиреАрдХ рдХрд╛ рд▓рд╛рдЗрд╕реЗрдВрд╕ рджреЗрддреА рд╣реИред рдпрд╣ рдЙрддреНрддрд░реА рдЕрдореЗрд░рд┐рдХрд╛, рдпреВрд░реЛрдк рдФрд░ рдПрд╢рд┐рдпрд╛ рдкреНрд░рд╢рд╛рдВрдд рдХреНрд╖реЗрддреНрд░ рдореЗрдВ рдмрд┐рдХреНрд░реА рдкреНрд░рдмрдВрдзрдХреЛрдВ рдФрд░ рд╡рд┐рддрд░рдХреЛрдВ рдХреЗ рдиреЗрдЯрд╡рд░реНрдХ рдХреЗ рдорд╛рдзреНрдпрдо рд╕реЗ рдореВрд▓ рдЙрдкрдХрд░рдг рдирд┐рд░реНрдорд╛рддрд╛рдУрдВ рдФрд░ рдореВрд▓ рдбрд┐рдЬрд╛рдЗрди рдирд┐рд░реНрдорд╛рддрд╛рдУрдВ рдХреЛ рдЕрдкрдиреЗ рдЙрддреНрдкрд╛рджреЛрдВ рдХрд╛ рд╡рд┐рдкрдгрди рдФрд░ рдмрд┐рдХреНрд░реА рдХрд░рддреА рд╣реИред рдХреНрд╡рд┐рдХрд▓реЙрдЬрд┐рдХ рдХреЙрд░реНрдкреЛрд░реЗрд╢рди рдХреА рд╕реНрдерд╛рдкрдирд╛ 1988 рдореЗрдВ рд╣реБрдИ рдереА рдФрд░ рдЗрд╕рдХрд╛ рдореБрдЦреНрдпрд╛рд▓рдп рд╕реИрди рдЬреЛрд╕, рдХреИрд▓рд┐рдлреЛрд░реНрдирд┐рдпрд╛ рдореЗрдВ рд╣реИред